2D PCB의 티어드롭
티어드롭은 무엇입니까?
티어드롭은 추적이 다른 객체(예: SMD 패드, PTH 패드, Via 또는 더 넓은 추적)에 연결되는 위치에 추가되는 작은 쉐이프입니다. 티어드롭은 이러한 연결을 더 강하게 만들고 제조 공차 또는 드릴링 정렬 불량과 같은 문제로 인한 단절 가능성을 줄입니다.
왜 티어드롭을 사용합니까?
회로 기판을 만들 때 작은 실수가 연결을 약화시킬 수 있습니다. 티어드롭은 이러한 연결을 매끄럽게 하여 끊어질 가능성을 줄이는 데 도움이 됩니다. 이 기능은 기계적 응력이 발생할 수 있는 고밀도 보드 또는 디자인에 특히 유용합니다.
티어드롭은 어떻게 작동합니까?
디자인 규칙 대화상자를 통해 네 개의 규칙(각 연결 유형당 하나씩)을 사용하여 티어드롭을 추가할 수 있습니다.
- Via 티어드롭
- PTH 패드 티어드롭
- SMD 패드 티어드롭
- 추적 간 티어드롭(테이퍼)
각 규칙에서는 다음을 정의할 수 있습니다.
- 폭 및 길이: 연결된 객체 크기의 백분율로 나타냅니다.
- 위반 모드: 위반에 대해 무시 또는 회피 중 하나를 선택합니다.
- 자동 생성: 관련 연결에 티어드롭을 자동으로 적용합니다.
검사기의 와이어 특성에서 티어드롭을 수동으로 제어할 수도 있습니다. 선택한 와이어의 티어드롭 필드를 켜거나 끕니다.
수동 설정은 티어드롭 규칙이 활성화된 경우에만 적용됩니다. 규칙이 꺼져 있으면 필드가 켜짐으로 설정되어 있어도 티어드롭이 나타나지 않습니다.
제한 사항:
- 와이어 특성 동작: 티어드롭 특성은 모든 와이어에 나타나지만 Via, SMD 패드, PTH 패드 또는 더 넓은 추적이 있는 연결에서만 작동합니다.
- 티어드롭 업데이트: 구조도에 링크되지 않은 2D PCB에서 직접 구성요소를 삭제하는 경우 추적을 이동하거나 디자인 규칙을 실행하여 티어드롭을 재생성할 때까지 티어드롭이 제거되지 않습니다. 이 문제는 링크되지 않은 2D PCB가 디자인 규칙을 적절히 트리거할 수 없기 때문에 발생합니다.
- Ansys 내보내기: 티어드롭이 있는 PCB를 Ansys로 내보내는 기능은 지원되지 않습니다. 대신 ODB++ 내보내기를 사용하십시오.
- 곡선 와이어: 현재의 기술적 한계로 인해 티어드롭을 곡선 와이어에 적용할 수 없습니다.